Categories: Workspace

Infineon präsentiert ersten Testchip für Fully Buffered DIMMs

Infineon hat den ersten AMB (Advanced Memory Buffer)-Testchip für die nächsten Generation von Server-Speichermodulen auf Basis von DDR 2 (Double Data Rate 2)-DRAMs erfolgreich getestet. Der AMB ist die zentrale Komponente für Fully Buffered (vollständig gepuffert) Dual-Inline-Memory-Modules (FB-DIMMs).

Die fortlaufende Einführung von schnelleren DRAM-Technologien wie DDR2 oder DDR3, parallel zum ständig steigenden Speichervolumen in Servern, resultiert in technischen Anforderungen, die eine neuartige Speicherarchitektur erfordern. Bisher eingesetzte Speichermodule sind an den Speicher-Bus parallel angebunden (Multi-Drop-Bus-Architektur). Mit der neuen Speicher-Bus-Architektur der FB-DIMMs wird eine Point-to-Point-Verbindung zwischen dem Speicher-Controller und dem ersten Speichermodul sowie den folgenden Speichermodulen eingeführt. Damit ist der Bus-Zugriff unabhängig von der DRAM-I/O-Geschwindigkeit und ermöglicht so hohe Speicherkapazitäten mit schnellen DRAMs. Der AMB-Chip befindet sich auf jedem FB-DIMM und sorgt für die Verteilung der Daten zwischen den DRAMs auf dem DIMM. Dabei puffert er die Daten intern und sendet oder empfängt sie von dem nächsten DIMM bzw. Speichercontroller. Aufgrund seiner zentralen Rolle ist der AMB-Chip eine entscheidende Komponente für die neue FB-DIMM-Architektur.

„Wir wollen uns als führender Anbieter von FB-DIMMs etablieren und erwarten uns einen wesentlichen Marktanteil für diese profitablen hochvolumigen Produkte im Server- und Workstation-Markt“, sagte Dr. Carsten Gatzke, Senior Director Produkt Marketing des Geschäftsbereiches Speicherprodukte bei Infineon.

Der AMB-Testchip von Infineon implementiert erstmals die kritischen schnellen Input/Output (I/O)-Stufen mit anderen Hochgeschwindigkeitsmerkmalen, wie den Schaltungen für den Dateneingang beziehungsweise -weitergabe, auf einem Logikprozess von Infineon. Der FB-DIMM-Standard sieht ein Daten-Multiplexing mit dem Faktor 6 vor, um bei höheren Geschwindigkeiten die notwendige physikalische Speicherkanalbreite zu reduzieren und die Latenzzeit zu minimieren. Die maximal erforderliche Datenrate pro I/O-Pin beträgt 4,8 GBit/s (bei DDR2 800), während der AMB-Testchip von Infineon eine Datenrate von 6,0 GBit/s erreichte.

Entwicklungsmuster des FB-DIMMs mit DDR2-DRAM-Chips sollen ab dem 4. Quartal 2004 verfügbar sein. Die Markteinführung ist für die zweite Jahreshälfte 2005 geplant.

ZDNet.de Redaktion

Recent Posts

Neue Backdoor: Bedrohung durch Malvertising-Kampagne mit MadMxShell

Bisher unbekannter Bedrohungsakteur versucht über gefälschte IP Scanner Software-Domänen Zugriff auf IT-Umgebungen zu erlangen.

1 Tag ago

BSI-Studie: Wie KI die Bedrohungslandschaft verändert

Der Bericht zeigt bereits nutzbare Angriffsanwendungen und bewertet die Risiken, die davon ausgehen.

2 Tagen ago

KI-Wandel: Welche Berufe sich am stärksten verändern

Deutsche sehen Finanzwesen und IT im Zentrum der KI-Transformation. Justiz und Militär hingegen werden deutlich…

2 Tagen ago

Wie ein Unternehmen, das Sie noch nicht kennen, eine Revolution in der Cloud-Speicherung anführt

Cubbit ist das weltweit erste Unternehmen, das Cloud-Objektspeicher anbietet. Es wurde 2016 gegründet und bedient…

2 Tagen ago

Dirty Stream: Microsoft entdeckt neuartige Angriffe auf Android-Apps

Unbefugte können Schadcode einschleusen und ausführen. Auslöser ist eine fehlerhafte Implementierung einer Android-Funktion.

2 Tagen ago

Apple meldet Umsatz- und Gewinnrückgang im zweiten Fiskalquartal

iPhones und iPads belasten das Ergebnis. Außerdem schwächelt Apple im gesamten asiatischen Raum inklusive China…

2 Tagen ago